10G Multimode 300m DDM |Dual Fiber SFP+ Transceiver JHA3903D

Kuerz Beschreiwung:

10Gb/s, 300m SFP+ Transceiver, Hot Pluggable, Duplex LC, +3.3V, 850nm, VCSEL, Multimode


Iwwersiicht

Download

Eegeschaften:

1).Ënnerstëtzt 9.95 bis 11.3Gb/s Bitraten

2).Hot-pluggable

3).Duplex LC Connector

4).850nm VCSEL Sender, PIN Fotodetektor

5).MMF Links bis zu 300m

6).2-Drot Interface fir Gestioun Spezifikatioune

kompatibel mat SFF 8472 digital Diagnostice Iwwerwachung Interface

7).Stroumversuergung: +3.3V

8).Stroumverbrauch <1W

9).Temperaturbereich: 0~70°C

10).RoHS konform

Uwendungen:

1).10GBASE-SR/SW Ethernet

2).SONET OC-192 / SDH

3).10G Fiber Channel

Beschreiwung:

JHA3903D ass e ganz kompakten 10Gb/s opteschen Transceiver Modul fir seriell optesch Kommunikatiounsapplikatioune bei 10Gb/s.De JHA3903D konvertéiert en 10Gb/s Serien elektreschen Datestroum op 10Gb/s optesch Ausgangssignal an en 10Gb/s opteschen Input Signal op 10Gb/s Serien elektresch Datestroum.Déi héich Geschwindegkeet 10Gb / s elektresch Interface ass voll konform mat SFI Spezifizéierung.

Den High-Performance 850nm VCSEL-Sender an den High-Sensitiv-PIN-Empfänger bidden eng super Leeschtung fir Ethernet Uwendungen op bis zu 300m Linken.

De SFP+ Modul entsprécht SFF-8431, SFF-8432 an IEEE 802.3ae 10GBASE-SR.Digital Diagnosefunktiounen sinn iwwer eng 2-Drot Serien Interface verfügbar, wéi am SFF-8472 spezifizéiert.

De voll SFP-kompatibele Formfaktor bitt waarm Pluggbarkeet, einfach optesch Portupdates an niddreg EMI Emissioun.

Absolut maximal Bewäertungen

Parameter

Symbol

Min.

Typesch

Max.

Eenheet

Späichertemperatur

TS

-40

 

+85

°C

Fall Betribssystemer Temperatur

TA

0

 

70

°C

Maximal Versuergung Volt

Vcc

-0,5

 

4

V

Relativ Fiichtegkeet

RH

0

 

85

%

Elektresch Charakteristiken (TOP= 0 bis 70 °C, VCC = 3,135 bis 3,465 Volt)

Parameter

Symbol

Min.

Typesch

Max.

Eenheet

Note

Versuergung Volt

Vcc

3.135

 

3.465

V

 

Versuergung aktuell

Icc

 

 

250

mA

 

Stroumverbrauch

P

 

 

1

W

 

Sender Sektioun:
Input differentiell impedance

Rin

 

100

 

Ω

1

Tx Input Single Ended DC Volt Toleranz (Ref VeeT)

V

-0.3

 

4

V

 

Differential Input Volt Schwong

Vin, pp

180

 

700

mV

2

Iwwerdroung Spannung auszeschalten

VD

2

 

Vcc

V

3

Iwwerdroen Enable Volt

VEN

Vee

 

Vee+0,8

V

 

Empfänger Sektioun:
Single Ended Output Volt Toleranz

V

-0.3

 

4

V

 

Rx Output Diff Volt

Vo

300

 

850

mV

 

Rx Ausgang Rise a Fall Zäit

Tr/Tf

30

 

 

ps

4

LOS Feeler

VLOS Feeler

2

 

VccHOST

V

5

LOS Normal

VLOS Norm

Vee

 

Vee+0,8

V

5

Notiz:

  1. Direkt verbonne mat TX Daten Input Pins.AC Kupplung vu Pins an Laser Driver IC.
  2. Per SFF-8431 Rev 3.0
  3. An 100 Ohm Differentialterminatioun.
  4. 20%80%
  5. LOS ass en oppene Sammlerausgang.Sollt mat 4.7k - 10kΩ op der Hostboard eropgezunn ginn.Normal Operatioun ass Logik 0;Verloscht vum Signal ass Logik 1. Maximal Pull-up Volt ass 5.5V.

• Optesch Parameteren (TOP= 0 bis 70°C, VCC = 3.135 bis 3.465 Volt)

Parameter

Symbol

Min.

Typesch

Max.

Eenheet

Note

Sender Sektioun:
Zentrum Wellelängt

λt

840

850

860

nm

 

RMS Spektral Breet

λRMS

 

 

4

nm

 

Duerchschnëtt Optical Power

Pavg

-7.3

 

-1

dBm

1

Optesch Power OMA

Poma

 

-1.5

 

dBm

 

Laser Off Power

Poff

 

 

-30

dBm

 

Ausstierwen Verhältnis

ER

3.5

 

 

dB

 

Sender Dispersioun Strof

TDP

 

 

3.9

dB

2

Relativ Intensitéit Kaméidi

Rin

 

 

-128

dB/Hz

3

Optesch Retour Verloscht Toleranz

 

20

 

 

dB

 

Empfänger Sektioun:
Zentrum Wellelängt

λr

840

 

860

nm

 

Empfänger Sensitivitéit (OMA)

Sen

 

 

-11.1

dBm

4

Stress Sensibilitéit (OMA)

SenST

 

 

-7,5

dBm

4

Los Assert

LOSA

-30

 

-

dBm

 

Los Dessert

LOSD

 

 

-12

dBm

 

Los Hysteresis

LOSH

0,5

 

 

dB

 

Iwwerlaascht

Sa

0

 

 

dBm

5

Empfänger Reflexioun

Rrx

 

 

-12

dB

 

Notiz:

  1. Duerchschnëtt Muecht Zuelen sinn informativ nëmmen, pro IEEE802.3ae.
  2. TWDP Figur erfuerdert datt de Hostboard SFF-8431-kompatibel ass.TWDP gëtt berechent mat dem Matlab Code, deen an der Klausel 68.6.6.2 vun IEEE802.3ae geliwwert gëtt.
  3. 12dB Reflexioun.
  4. Konditioune vun betount Receiver Tester pro IEEE802.3ae.CSRS Testen erfuerdert datt de Hostboard SFF-8431 konform ass.
  5. Empfänger Iwwerlaascht spezifizéiert an OMA an ënner dem schlëmmste iwwergräifend gestressten Zoustand.

Timming Charakteristiken

Parameter

Symbol

Min.

Typesch

Max.

Eenheet

TX_Auszeschalten Assert Zäit

t_off

 

 

10

us

TX_Desaktivéiere Negéiert Zäit

t_op

 

 

1

ms

Zäit fir d'Initialiséierung abegraff Reset vun TX_FAULT

t_int

 

 

300

ms

TX_FAULT vu Feeler op Behaaptung

t_fehler

 

 

100

us

TX_Disable Time to Start Reset

t_reset

10

 

 

us

Receiver Verloscht vun Signal Behaaptung Time

TA,RX_LOS

 

 

100

us

Receiver Verloscht vun Signal Deassert Time

Td,RX_LOS

 

 

100

us

Taux-Wielt Chage Time

t_ratesel

 

 

10

us

Serial ID Auer Zäit

t_serielle Uhr

 

 

100

kHz

Pin Assignment

Diagramm vum Host Board Connector Block Pin Nummeren an Numm

 

 2

PinFunktioun Definitiounen

PIN #

Numm

Funktioun

Notizen

1 VeeT Modul Sender Buedem

1

2 Tx Feeler Modul Sender Feeler

2

3 Tx auszeschalten Sender auszeschalten;Schalt de Sender Laserausgang aus

3

4 SDL 2 Drot Serial Interface Data Input / Output (SDA)

 

5 SCL 2 Drot Serien Interface Auer Input (SCL)

 

6 MOD-ABS Modul Absent, verbënnt mat VeeR oder VeeT am Modul

2

7 RS0 Taux select0, fakultativ Kontroll SFP + Receiver.Wann héich, Input Daten Taux> 4.5Gb / s;wann niddereg, Input Daten Taux <= 4.5Gb / s

 

8 LOS Receiver Verloscht vun Signal Indikatioun

4

9 RS1 Taux select0, optional Kontroll SFP + Sender.Wann héich, Input Daten Taux> 4.5Gb / s;wann niddereg, Input Daten Taux <= 4.5Gb / s

 

10 VeR Modul Receiver Buedem

1

11 VeR Modul Receiver Buedem

1

12 RD- Empfänger ëmgedréint Daten eraus gesat

 

13 RD+ Receiver Net-invertéiert Daten eraus gesat

 

14 VeR Modul Receiver Buedem

1

15 VccR Modul Receiver 3.3V Fourniture

 

16 VccT Modul Sender 3.3V Fourniture

 

17 VeeT Modul Sender Buedem

1

18 TD+ Sender ëmgedréint Daten eraus gesat

 

19 TD- Sender Net-invertéiert Daten eraus gesat

 

20 VeeT Modul Sender Buedem

1

Notiz:

  1. D'Modul Buedem Pins sollen aus dem Modul Fall isoléiert ginn.
  2. Dëse Pin ass en oppene Sammler / Drain Output Pin a soll mat 4.7K-10Kohms op Host_Vcc um Hostboard eropgezunn ginn.
  3. Dëse Pin soll mat 4.7K-10Kohms op VccT am Modul eropgezunn ginn.
  4. Dëse Pin ass en oppene Sammler / Drain Output Pin a soll mat 4.7K-10Kohms op Host_Vcc um Hostboard eropgezunn ginn.

SFP ModulEEPROM Informatiounena Management

D'SFP Moduler implementéieren den 2-Drot Serien Kommunikatiounsprotokoll wéi definéiert am SFP -8472.D'Serien ID Informatioun vun de SFP Moduler an Digital Diagnostic Monitor Parameteren kënnen duerch den I2C Interface op Adress A0h an A2h.D'Erënnerung gëtt an Table kartéiert 1. Detailléiert ID Informatioun (A0h) gëtt an Table opgezielt 2. An d'DDM Spezifizéierung op Adress A2h.Fir méi Detailer vun der Erënnerungskaart a Byte Definitiounen, kuckt w.e.g. op den SFF-8472, "Digital Diagnostic Monitoring Interface for Optical Transceivers".D'DDM Parameteren goufen intern kalibréiert.

Dësch 1.Digital Diagnostic Memory Map (spezifesch Datenfeldbeschreiwungen)

 

 4

Dësch 2- EEPROM Serial ID Memory Inhalt (A0h)

Donnéeën Adress

Längt

(Byte)

Numm vun

Längt

Beschreiwung an Inhalter

Basis ID Felder

0

1

Identifizéierer

Typ vun Serial Transceiver (03h = SFP)

1

1

Reservéiert

Erweidert Identifizéierer vum Typ Serien Transceiver (04h)

2

1

Connector

Code vum opteschen Connector Typ (07=LC)

3-10

8

Transceiver

10G Base-SR

11

1

Kodéierung

64B/66B

12

1

BR, nominal

Nominell Baudrate, Eenheet vun 100Mbps

13-14

2

Reservéiert

(0000h)

15

1

Längt (9um)

Link Längt ënnerstëtzt fir 9/125um Faser, Eenheeten vun 100m

16

1

Längt (50um)

Link Längt ënnerstëtzt fir 50/125um Faser, Eenheeten vun 10m

17

1

Längt (62.5um)

Link Längt ënnerstëtzt fir 62,5 / 125um Faser, Eenheeten vun 10m

18

1

Längt (Kupfer)

Link Längt ënnerstëtzt fir Koffer, Unitéiten vun Meter

19

1

Reservéiert

 

20-35

16

Verkeefer Numm

SFP Verkeefer Numm: JHA

36

1

Reservéiert

 

37-39

3

Verkeefer OUI

SFP Transceiver Verkeefer OUI ID

40-55

16

Verkeefer PN

Part Number: "JHA3903D" (ASCII)

56-59

4

Verkeefer rev

Iwwerpréiwung Niveau fir Deel Zuel

60-62

3

Reservéiert

 

63

1

CCID

Mannste bedeitend Byte vun Zomm vun Daten an Adress 0-62
Verlängert ID Felder

64-65

2

Optioun

Gëtt un déi optesch SFP Signaler ëmgesat ginn(001Ah = LOS, TX_FAULT, TX_DISABLE all ënnerstëtzt)

66

1

BR, max

Uewer Bitrate Margin, Unitéiten vun %

67

1

BR, min

Niddereg Bitratemarge, Unitéiten vun %

68-83

16

Verkeefer SN

Serienummer (ASCII)

84-91

8

Datum Code

JHA's Fabrikatiounsdatum Code

92-94

3

Reservéiert

 

95

1

CCEX

Check Code fir déi erweidert ID Felder (Adressen 64 bis 94)
Verkeefer spezifesch ID Felder

96-127

32

Liesbar

JHA spezifeschen Datum, just liesen

128-255

128

Reservéiert

Reservéiert fir SFF-8079

Digital Diagnostic Monitor Charakteristiken

Donnéeën Adress

Parameter

Genauegkeet

Eenheet

96-97 Transceiver Intern Temperatur ± 3,0 °C
98-99 VCC3 Intern Versuergung Volt ± 3,0 %
100-101 Laser Bias aktuell ± 10 %
102-103 Tx Output Power ± 3,0 dBm
104-105 Rx Input Power ± 3,0 dBm

Reguléierungskonformitéit

De JHA3903D entsprécht der internationaler Elektromagnetescher Kompatibilitéit (EMC) an international Sécherheetsanforderungen a Standarden (kuckt Detailer an der Tabell duerno).

Elektrostatesch Auslaaf(ESD) an den elektresche Pins MIL-STD-883EMethod 3015.7 Klasse 1 (>1000 V)
Elektrostatesch Entladung (ESD)an den Duplex LC Empfänger IEC 61000-4-2GR-1089-CORE Kompatibel mat Normen
ElektromagneteschInterferenz (EMI) FCC Part 15 Class BEN55022 Class B (CISPR 22B)VCCI Klass B Kompatibel mat Normen
Laser Eye Sécherheet FDA 21CFR 1040.10 an 1040.11EN60950, EN (IEC) 60825-1,2 Kompatibel mat Klass 1 LaserProduit.

Recommandéiert Circuit

 45

Recommandéiert Host Board Power Supply Circuit 

 

65

 

Recommandéiert Héich-Vitesse Interface Circuit

67

Mechanesch Dimensiounen

JHA behält sech d'Recht fir Ännerunge fir d'Produkter oder d'Informatioun ze maachen ouni Préavis.Keng Haftung gëtt ugeholl als Resultat vun hirer Notzung oder Uwendung.Keng Rechter ënner engem Patent begleeden de Verkaf vun esou Produkter oder Informatioun.

Verëffentlecht vum Shenzhen JHA Technology Co., Ltd

Copyright © Shenzhen JHA Technology Co., Ltd

All Rechter reservéiert


  • virdrun:
  • Nächste:

  • Schreift Äre Message hei a schéckt en un eis