40G QSFP+ SR4, 300m MPO 850nm JHAQC01

Maikling Paglalarawan:

40G QSFP+ SR4, 300m MPO 850nm


Pangkalahatang-ideya

I-download

Mga Tampok:

◊ Sumusunod sa 40GbE XLPPI electrical specification bawat IEEE 802.3ba-2010

◊ Sumusunod sa Detalye ng QSFP+ SFF-8436

◊ Pinagsama-samang bandwidth ng > 40Gbps

◊ Gumagana sa 10.3125 Gbps bawat electrical channel na may 64b/66b na naka-encode na data

◊ Sumusunod sa QSFP MSA

◊ May kakayahang higit sa 100m transmission sa OM3 Multimode Fiber (MMF) at 150m sa OM4 MMF

◊ Single +3.3V power supply na tumatakbo

◊ Nang walang mga digital diagnostic function

◊ Saklaw ng temperatura 0°C hanggang 70°C

◊ Bahagi ng RoHS Compliant

◊ Gumagamit ng karaniwang LC duplex fiber cable na nagpapahintulot sa muling paggamit ng umiiral na imprastraktura ng cable

Mga Application:

◊ 40 Gigabit Ethernet interconnects

◊ Datacom/Telecom switch at mga koneksyon sa router

◊ Pagsasama-sama ng data at mga application sa backplane

◊ Proprietary protocol at mga aplikasyon ng density

Paglalarawan:

Ito ay isang Four-Channel,Pluggable, LC Duplex, Fiber-Optic QSFP+ Transceiver para sa 40 Gigabit Ethernet Applications.Ang transceiver na ito ay isang high performance module para sa short-range na duplex data communication at mga interconnect na application.Pinagsasama nito ang apat na electrical data lane sa bawat direksyon patungo sa transmission sa isang solong LC duplex fiber optic cable.Ang bawat electrical lane ay gumagana sa 10.3125 Gbps at umaayon sa 40GE XLPPI interface.

Ang transceiver ay panloob na nagpaparami ng isang XLPPI 4x10G interface sa dalawang 20Gb/s na mga de-koryenteng channel, na nagpapadala at tumatanggap ng bawat optically sa isang simplex na LC fiber gamit ang bi-directional optics.Nagreresulta ito sa isang pinagsama-samang bandwidth na 40Gbps sa isang duplex LC cable.Nagbibigay-daan ito sa muling paggamit ng naka-install na LC duplex cabling infrastructure para sa 40GbE application.Sinusuportahan ang mga distansya ng link hanggang 100 m gamit ang OM3 at 150m gamit ang OM4 optical fiber.Ang mga module na ito ay idinisenyo upang gumana sa multimode fiber system gamit ang isang nominal na wavelength na 850nm sa isang dulo at 900nm sa kabilang dulo.Gumagamit ang electrical interface ng 38 contact QSFP+ type edge connector.Ang optical interface ay gumagamit ng conventional LC duplex connector.

43

Transceiver Block Diagram

Ganap na Pinakamataas na Mga Rating

Parameter

Simbolo

Min.

Karaniwan

Max.

Yunit

Temperatura ng Imbakan

TS

-40

 

+85

°C

Supply Boltahe

VCCT, R

-0.5

 

4

V

Kamag-anak na Humidity

RH

0

 

85

%

InirerekomendaOperating Environment:

Parameter

Simbolo

Min.

Karaniwan

Max.

Yunit

Temperatura ng pagpapatakbo ng kaso

TC

0

 

+70

°C

Supply Boltahe

VCCT, R

+3.13

3.3

+3.47

V

Kasalukuyang Supply

ICC

 

 

1000

mA

Pagkawala ng kapangyarihan

PD

 

 

3.5

W

Mga katangiang elektrikal(TOP = 0 hanggang 70 °C, VCC = 3.13 hanggang 3.47 Volts

Parameter

Simbolo

Min

Typ

Max

Yunit

Tandaan

Rate ng Data bawat Channel

 

-

10.3125

11.2

Gbps

 

Konsumo sa enerhiya

 

-

2.5

3.5

W

 

Kasalukuyang Supply

Icc

 

0.75

1.0

A

 

Kontrolin ang I/O Voltage-Mataas

VIH

2.0

 

Vcc

V

 

Kontrolin ang I/O Voltage-Mababa

VIL

0

 

0.7

V

 

Inter-Channel Skew

TSK

 

 

150

Ps

 

Tagal ng RESETL

 

 

10

 

Us

 

RESETL I-de-assert ang oras

 

 

 

100

ms

 

Power On Time

 

 

 

100

ms

 

Tagapaghatid
Single Ended Output Voltage Tolerance

 

0.3

 

4

V

1

Common mode Voltage Tolerance

 

15

 

 

mV

 

Magpadala ng Input Diff Voltage

VI

120

 

1200

mV

 

Magpadala ng Input Diff Impedance

ZIN

80

100

120

 

 

Data Dependent Input Jitter

DDJ

 

 

0.1

UI

 

Input ng Data Kabuuang Jitter

TJ

 

 

0.28

UI

 

Receiver
Single Ended Output Voltage Tolerance

 

0.3

 

4

V

 

Rx Output Diff Voltage

Vo

 

600

800

mV

 

Pagtaas at Pagbagsak ng Boltahe ng Output ng Rx

Tr/Tf

 

 

35

ps

1

Kabuuang Jitter

TJ

 

 

0.7

UI

 

Deterministic Jitter

DJ

 

 

0.42

UI

 

Tandaan:

  1. 2080%

Mga Optical Parameter(TOP = 0 hanggang 70°C, VCC = 3.0 hanggang 3.6 Volts)

Parameter

Simbolo

Min

Typ

Max

Yunit

Ref.

Tagapaghatid
Optical Wavelength CH1

λ

832

850

868

nm

 

Optical Wavelength CH2

λ

882

900

918

nm

 

RMS Spectral na Lapad

Pm

 

0.5

0.65

nm

 

Average na Optical Power bawat Channel

Pavg

-4

-2.5

+5.0

dBm

 

Laser Off Power Bawat Channel

Poff

 

 

-30

dBm

 

Optical Extinction Ratio

ER

3.5

 

 

dB

 

Relatibong Intensity Ingay

Rin

 

 

-128

dB/HZ

1

Optical Return Loss Tolerance

 

 

 

12

dB

 

Receiver
Optical Center Wavelength CH1

λ

882

900

918

nm

 

Optical Center Wavelength CH2

λ

832

850

868

nm

 

Sensitivity ng Receiver bawat Channel

R

 

-11

 

dBm

 

Pinakamataas na Input Power

PMAX

+0.5

 

 

dBm

 

Receiver Reflectance

Rrx

 

 

-12

dB

 

LOS De-Assert

LOSD

 

 

-14

dBm

 

Iginiit ng LOS

LOSA

-30

 

 

dBm

 

LOS Hysteresis

LOSH

0.5

 

 

dB

 

Tandaan

  1. 12dB Reflection

3

Ang Page02 ay User EEPROM at ang format nito ay napagpasyahan ng user.

Ang detalyadong paglalarawan ng mababang memorya at page00.page03 itaas na memorya mangyaring tingnan ang dokumentong SFF-8436.

Timing para sa Soft Control at Status Function

Parameter

Simbolo

Max

Yunit

Mga kundisyon

Oras ng Pagsisimula t_init 2000 ms Oras mula sa power on1, mainit na plug o tumataas na gilid ng I-reset hanggang sa ganap na gumana ang module2
I-reset ang Init Assert Time t_reset_init 2 μs Ang isang Reset ay nabuo sa pamamagitan ng isang mababang antas na mas mahaba kaysa sa minimum na reset pulse time na nasa ResetL pin.
Oras ng Handa ng Serial Bus Hardware t_serial 2000 ms Oras mula sa power on1 hanggang tumugon ang module sa paghahatid ng data sa 2-wire serial bus
Subaybayan ang Data HandaOras t_data 2000 ms Oras mula sa power on1 hanggang sa data na hindi pa handa, bit 0 ng Byte 2, deasserted at IntL asserted
I-reset ang Assert Time t_reset 2000 ms Oras mula sa pagtaas ng gilid sa ResetL pin hanggang sa ganap na gumagana ang module2
LPMode Assert Time ton_LPMode 100 μs Oras mula sa paggigiit ng LPMode (Vin:LPMode =Vih) hanggang sa ang pagkonsumo ng kuryente ng module ay pumasok sa mas mababang Power Level
IntL Assert Time ton_IntL 200 ms Oras mula sa paglitaw ng kundisyong nagti-trigger ng IntL hanggang Vout:IntL = Vol
Oras ng IntL Deassert toff_IntL 500 μs toff_IntL 500 μs Oras mula sa clear sa read3 na operasyon ng nauugnay na flag hanggang Vout:IntL = Voh.Kabilang dito ang mga oras ng deassert para sa Rx LOS, Tx Fault at iba pang flag bits.
Rx LOS Assert Time tonelada_los 100 ms Oras mula sa Rx LOS state hanggang Rx LOS bit set at iginiit ng IntL
Flag Assert Time tonelada_flag 200 ms Oras mula sa paglitaw ng kundisyon na nagti-trigger ng flag hanggang sa nauugnay na flag bit set at iginiit ng IntL
Oras ng Mask Assert ton_mask 100 ms Oras mula sa mask bit set4 hanggang sa ang nauugnay na IntL assertion ay inhibited
Oras ng Pag-alis ng Mask toff_mask 100 ms Oras mula sa mask bit cleared4 hanggang sa nauugnay na operasyon ng IntlL na magpapatuloy
Oras ng Pagpapahayag ng ModSelL ton_ModSelL 100 μs Oras mula sa paggigiit ng ModSelL hanggang sa tumugon ang module sa paghahatid ng data sa 2-wire na serial bus
Oras ng Deassert ng ModSelL toff_ModSelL 100 μs Oras mula sa deassertion ng ModSelL hanggang sa hindi tumugon ang module sa paghahatid ng data sa 2-wire serial bus
Power_over-ride oPower-set Assert Time tonelada_Pdown 100 ms Oras mula sa P_Down bit set 4 hanggang ang module power consumption ay pumasok sa mas mababang Power Level
Power_over-ride o Power-set De-assert Time toff_Pdown 300 ms Oras mula P_Down bit cleared4 hanggang sa ang module ay ganap na gumagana3

Tandaan

1. Ang power on ay tinukoy bilang ang instant kapag umabot ang mga boltahe ng supply at nananatili sa o higit pa sa minimum na tinukoy na halaga.

2. Ang fully functional ay tinukoy bilang IntL asserted dahil sa data not ready bit, bit 0 byte 2 de-asserted.

3. Sinusukat mula sa bumabagsak na gilid ng orasan pagkatapos huminto ng kaunting nabasang transaksyon.

4. Sinusukat mula sa bumabagsak na gilid ng orasan pagkatapos ng stop bit ng write transaction.

Pin Assignment

32 

Diagram ng Host Board Connector Block Pin Numbers at Pangalan

• PinPaglalarawan

Pin

Lohika

Simbolo

Pangalan/Paglalarawan

Ref.

1

 

GND

Lupa

1

2

CML-I

Tx2n

Transmitter Inverted Data Input

 

3

CML-I

Tx2p

Transmitter Non-Inverted Data output

 

4

 

GND

Lupa

1

5

CML-I

Tx4n

Transmitter Inverted Data Output

 

6

CML-I

Tx4p

Transmitter Non-Inverted Data Output

 

7

 

GND

Lupa

1

8

LVTTL-I

ModSelL

Piliin ang Module

 

9

LVTTL-I

I-resetL

I-reset ang Module

 

10

 

VccRx

+3.3V Power Supply Receiver

2

11

LVCMOS-I/O

SCL

2-Wire Serial Interface Clock

 

12

LVCMOS-I/O

SDA

2-Wire Serial Interface Data

 

13

 

GND

Lupa

1

14

CML-O

Rx3p

Receiver Inverted Data Output

 

15

CML-O

Rx3n

Receiver Non-Inverted Data Output

 

16

 

GND

Lupa

1

17

CML-O

Rx1p

Receiver Inverted Data Output

 

18

CML-O

Rx1n

Receiver Non-Inverted Data Output

 

19

 

GND

Lupa

1

20

 

GND

Lupa

1

21

CML-O

Rx2n

Receiver Inverted Data Output

 

22

CML-O

Rx2p

Receiver Non-Inverted Data Output

 

23

 

GND

Lupa

1

24

CML-O

Rx4n

Receiver Inverted Data Output

 

25

CML-O

Rx4p

Receiver Non-Inverted Data Output

 

26

 

GND

Lupa

1

27

LVTTL-O

ModPrsL

Module Present

 

28

LVTTL-O

IntL

Makagambala

 

29

 

VccTx

+3.3V Power Supply Transmitter

2

30

 

Vcc1

+3.3V Power Supply

2

31

LVTTL-I

LPMode

Mababang Power Mode

 

32

 

GND

Lupa

1

33

CML-I

Tx3p

Transmitter Inverted Data Output

 

34

CML-I

Tx3n

Transmitter Non-Inverted Data Output

 

35

 

GND

Lupa

1

36

CML-I

Tx1p

Transmitter Inverted Data Output

 

37

CML-I

Tx1n

Transmitter Non-Inverted Data Output

 

38

 

GND

Lupa

1

 Mga Tala:

  1. Ang GND ay ang simbolo para sa single at supply(power) na karaniwan para sa QSFP modules, Lahat ay karaniwan sa loob ng QSFP module at lahat ng module voltages ay tinutukoy sa potensyal na ito kung hindi man ay nabanggit.Direktang ikonekta ang mga ito sa host board signal common ground plane.Naka-disable ang laser output sa TDIS >2.0V o bukas, naka-enable sa TDIS <0.8V.
  2. Ang VccRx, Vcc1 at VccTx ay ang receiver at transmitter power supplier at dapat ilapat nang sabay-sabay.Ang inirerekomendang host board power supply filtering ay ipinapakita sa ibaba.Ang VccRx, Vcc1 at VccTx ay maaaring panloob na konektado sa loob ng QSFP transceiver module sa anumang kumbinasyon.Ang mga connector pin ay bawat isa ay na-rate para sa pinakamataas na kasalukuyang ng 500mA.

Inirerekomendang Circuit

43

 Mga Dimensyon ng Mekanikal

56 


  • Nakaraan:
  • Susunod:

  • Isulat ang iyong mensahe dito at ipadala ito sa amin